Ang PCI-SIG Organization nagpahibalo sa opisyal nga pagpagawas sa PCIe 6.0 specification standard v1.0, nga nagdeklarar sa pagkakompleto.
Sa pagpadayon sa naandan, ang gikusgon sa bandwidth nagpadayon sa pagdoble, hangtod sa 128GB/s (unidirectional) sa x16, ug tungod kay ang teknolohiya sa PCIe nagtugot sa full-duplex bidirectional data flow, ang kinatibuk-ang two-way throughput kay 256GB/s. Sumala sa plano, adunay mga komersyal nga ehemplo 12 hangtod 18 ka bulan human sa pagmantala sa standard, nga mga 2023, kinahanglan nga anaa una sa server platform. Ang PCIe 6.0 moabot sa labing sayo sa katapusan sa tuig, nga adunay bandwidth nga 256GB/s.
Balik ta sa teknolohiya mismo, ang PCIe 6.0 giisip nga pinakadakong kausaban sa halos 20 ka tuig nga kasaysayan sa PCIe. Sa tinuod lang, ang PCIe 4.0/5.0 usa ka gamay nga pagbag-o sa 3.0, sama sa 128b/130b encoding nga gibase sa NRZ (Non-Return-to-Zero).
Ang PCIe 6.0 gibalhin ngadto sa PAM4 pulse AM signaling, 1B-1B coding, ang usa ka signal mahimong upat ka encoding (00/01/10/11) nga estado, doble sa miaging signal, nga nagtugot sa hangtod sa 30GHz frequency. Apan, tungod kay ang PAM4 signal mas huyang kay sa NRZ, kini adunay FEC forward error correction mechanism aron matul-id ang mga signal error sa link ug masiguro ang integridad sa data.
Gawas sa PAM4 ug FEC, ang katapusang mayor nga teknolohiya sa PCIe 6.0 mao ang paggamit sa FLIT (Flow Control Unit) encoding sa logical level. Sa tinuod lang, ang PAM4, FLIT dili usa ka bag-ong teknolohiya, sa 200G+ ultra-high-speed Ethernet dugay nang gigamit, nga wala ma-promote sa PAM4 sa dako nga sukod tungod kay taas ra kaayo ang gasto sa physical layer.
Dugang pa, ang PCIe 6.0 nagpabilin nga backward compatible.
Ang PCIe 6.0 padayon nga nagdoble sa I/O bandwidth ngadto sa 64GT/s sumala sa tradisyon, nga gigamit sa aktuwal nga PCIe 6.0X1 unidirectional bandwidth nga 8GB/s, PCIe 6.0×16 unidirectional bandwidth nga 128GB/s, ug pcie 6.0×16 bidirectional bandwidth nga 256GB/s. Ang PCIe 4.0 x4 SSDS, nga kaylap nga gigamit karon, magkinahanglan na lang og PCIe 6.0 x1 aron mahimo kini.
Ang PCIe 6.0 magpadayon sa 128b/130b encoding nga gipaila sa panahon sa PCIe 3.0. Gawas sa orihinal nga CRC, makapainteres nga matikdan nga ang bag-ong channel protocol nagsuporta usab sa PAM-4 encoding nga gigamit sa Ethernet ug GDDR6x, nga mopuli sa PCIe 5.0 NRZ. Daghang data ang mahimong ma-pack sa usa ka channel sa parehas nga oras, ingon man usa ka low-latency data error correction mechanism nga nailhan nga forward error correction (FEC) aron mahimo ang pagdugang sa bandwidth nga posible ug kasaligan.
Daghang mga tawo ang mahimong mangutana, ang PCIe 3.0 bandwidth kasagaran dili mahurot, unsa may gamit sa PCIe 6.0? Tungod sa pagdaghan sa mga aplikasyon nga gigutom sa datos, lakip na ang artificial intelligence, ang mga IO channel nga adunay mas paspas nga transmission rates nagkadaghan nga nahimong panginahanglan sa mga kustomer sa propesyonal nga merkado, ug ang taas nga bandwidth sa PCIe 6.0 nga teknolohiya hingpit nga makaabli sa performance sa mga produkto nga nanginahanglan og taas nga IO bandwidth lakip na ang mga accelerator, machine learning ug mga aplikasyon sa HPC. Ang PCI-SIG naglaum usab nga makabenepisyo gikan sa nagtubo nga industriya sa automotive, nga usa ka sikat nga lugar alang sa mga semiconductor, ug ang PCI-Special Interest Group nagporma og bag-ong PCIe Technology working group aron mag-focus kung unsaon pagdugang sa pagsagop sa PCIe technology sa industriya sa automotive, tungod kay ang pagtaas sa panginahanglan sa ecosystem alang sa bandwidth klaro. Bisan pa, tungod kay ang microprocessor, GPU, IO device ug data storage mahimong konektado sa data channel, PC aron makakuha og suporta sa PCIe 6.0 interface, ang mga tiggama sa motherboard kinahanglan nga mag-amping pag-ayo sa pag-arrange sa cable nga makadumala sa mga high-speed signal, ug ang mga tiggama sa chipset kinahanglan usab nga mohimo og mga may kalabutan nga pagpangandam. Usa ka tigpamaba sa Intel ang midumili sa pag-ingon kung kanus-a idugang ang suporta sa PCIe 6.0 sa mga device, apan gikumpirma nga ang consumer Alder Lake ug server side nga Sapphire Rapids ug Ponte Vecchio mosuporta sa PCIe 5.0. Ang NVIDIA midumili usab sa pag-ingon kung kanus-a ipaila ang PCIe 6.0. Bisan pa, ang BlueField-3 Dpus para sa mga data center nagsuporta na sa PCIe 5.0; Ang PCIe Spec nagtino lamang sa mga function, performance, ug mga parameter nga kinahanglan ipatuman sa physical layer, apan wala magtino kung giunsa kini ipatuman. Sa ato pa, ang mga tiggama mahimong magdisenyo sa istruktura sa physical layer sa PCIe sumala sa ilang kaugalingon nga mga panginahanglanon ug aktuwal nga mga kondisyon aron masiguro ang pagpaandar! Ang mga tiggama sa kable mahimong mogamit ug dugang nga espasyo!
Oras sa pag-post: Hulyo-04-2023




